]> jspc29.x-matter.uni-frankfurt.de Git - dirich.git/commitdiff
corrected merge
authorCahit <c.ugur@gsi.de>
Mon, 21 Mar 2016 13:47:26 +0000 (14:47 +0100)
committerCahit <c.ugur@gsi.de>
Mon, 21 Mar 2016 13:47:26 +0000 (14:47 +0100)
1  2 
dirich/dirich.vhd
pinout/basic_constraints.lpf

index ddad189c04efee73b1aea339756f0c79efa49f6e,1573031eff3461df0b65fa9c85f7f1f3664e7d74..94ff711425177cade6490a4be9b4461a9c08ccc5
@@@ -262,43 -260,50 +265,50 @@@ THE_ENDPOINT : entity work.trb_net16_en
        RESET       => reset_i,
        
        --Flash & Reload
--      FLASH_CS    => FLASH_CS,
-       FLASH_CLK   => FLASH_CLK,
 -      FLASH_CLK   => flash_clk_i,
--      FLASH_IN    => FLASH_OUT,
--      FLASH_OUT   => FLASH_IN,
--      PROGRAMN    => PROGRAMN,
--      REBOOT_IN   => common_ctrl_reg(15),
++      FLASH_CS          => FLASH_CS,
++      FLASH_CLK         => flash_clk_i,
++      FLASH_IN          => FLASH_OUT,
++      FLASH_OUT         => FLASH_IN,
++      PROGRAMN          => PROGRAMN,
++      REBOOT_IN         => common_ctrl_reg(15),
        --SPI
--      SPI_CS_OUT  => open,  
--      SPI_MOSI_OUT=> open,
--      SPI_MISO_IN => open,
--      SPI_CLK_OUT => open,
++      SPI_CS_OUT        => open,
++      SPI_MOSI_OUT      => open,
++      SPI_MISO_IN       => open,
++      SPI_CLK_OUT       => open,
        --Header
--      HEADER_IO   => hdr_io,
--      LED_DISABLE => led_off,
++      HEADER_IO         => hdr_io,
      ADDITIONAL_REG(0) => led_off,
        --LCD
--      LCD_DATA_IN => lcd_data,
++      LCD_DATA_IN       => lcd_data,
        --ADC
--      ADC_CS      => ADC_CS,
--      ADC_MOSI    => ADC_DIN,
--      ADC_MISO    => ADC_DOUT,
--      ADC_CLK     => ADC_SCLK,
++      ADC_CS            => ADC_CS,
++      ADC_MOSI          => ADC_DIN,
++      ADC_MISO          => ADC_DOUT,
++      ADC_CLK           => ADC_SCLK,
        --Trigger & Monitor 
--      MONITOR_INPUTS   => INPUT,
--      TRIG_GEN_INPUTS  => INPUT,
--      TRIG_GEN_OUTPUTS => SIG(4 downto 3),
++      MONITOR_INPUTS    => INPUT,
++      TRIG_GEN_INPUTS   => INPUT,
++      TRIG_GEN_OUTPUTS  => SIG(4 downto 3),
        --SED
--      SED_ERROR_OUT => sed_error_i,
++      SED_ERROR_OUT     => sed_error_i,
        --Slowcontrol
--      BUS_RX     => bustools_rx,
--      BUS_TX     => bustools_tx,
++      BUS_RX            => bustools_rx,
++      BUS_TX            => bustools_tx,
        --Control master for default settings
--      BUS_MASTER_IN  => bus_master_in,
--      BUS_MASTER_OUT => bus_master_out,
--      BUS_MASTER_ACTIVE => bus_master_active,      
--      DEBUG_OUT  => debug_tools
++      BUS_MASTER_IN     => bus_master_in,
++      BUS_MASTER_OUT    => bus_master_out,
++      BUS_MASTER_ACTIVE => bus_master_active,
++      DEBUG_OUT         => debug_tools
        );
  
+       
+ THE_FLASH_CLOCK : usrmclk
+   port map(
+     USRMCLKI  => flash_clk_i,
+     USRMCLKTS => '0'
+     );
+       
  ---------------------------------------------------------------------------
  -- PWM / Thresh
  ---------------------------------------------------------------------------  
index fdbb7542f41bd64884886cf1f1dd21586e19f180,a725c59e49d3d9c480718a1aea1f2eae902c7ab6..a3054a996b35cc87508a2b563775b3ecf3572090
@@@ -3,21 -3,8 +3,11 @@@ BLOCK RESETPATHS 
  BLOCK ASYNCPATHS ;
  BLOCK RD_DURING_WR_PATHS ;
  
 +#################################################################
 +# Basic Settings
 +#################################################################
  
- SYSCONFIG MCCLK_FREQ=38.8 CONFIG_IOVOLTAGE=3.3 ; #BACKGROUND_RECONFIG=ON
- BANK 0 VCCIO 2.5 V;
- BANK 1 VCCIO 2.5 V;
- BANK 2 VCCIO 2.5 V;
- BANK 3 VCCIO 2.5 V;
- BANK 6 VCCIO 2.5 V;
- BANK 7 VCCIO 2.5 V;
- BANK 8 VCCIO 3.3 V;
- FREQUENCY PORT CLOCK_IN        240 MHz;
+ FREQUENCY PORT CLOCK_IN        200 MHz;
  FREQUENCY PORT CLOCK_CAL       33 MHz;