]> jspc29.x-matter.uni-frankfurt.de Git - daqdocu.git/commitdiff
large delay
authorhadaq <hadaq>
Fri, 17 Sep 2010 10:26:32 +0000 (10:26 +0000)
committerhadaq <hadaq>
Fri, 17 Sep 2010 10:26:32 +0000 (10:26 +0000)
cts.tex

diff --git a/cts.tex b/cts.tex
index c1b06870c4f24b46889667d38a6105bcd98fe70d..e0c4db63b3d442e60a48fa80432c8a0b05a1386e 100644 (file)
--- a/cts.tex
+++ b/cts.tex
@@ -26,9 +26,9 @@ For all registers described in this subsection refer to the Fig.\ref{cts_logic}
   \item [0xA0C1] LVL1/LVL2 trigger settings:
     \begin{description}
      \item[Bit 7 -- 0] How many lvl1 events wait to send lvl2 trigger
-     \item[Bit 16 -- 12] Delay of MDCB trigger = value * 40 ns 
-     \item[Bit 21 -- 17] Delay of MDCA trigger = value * 40 ns 
-     \item[Bit 31 -- 28] LVL1 trigger width, when value < 7 then width = 120 + Value*10 ns else width = Value*10ns
+     \item[Bit 16 -- 12] Delay (to the fastes trigger) of MDCB trigger = value * 20 ns 
+     \item[Bit 21 -- 17] Delay of MDCA trigger = value * 20 ns 
+     \item[Bit 31 -- 28] LVL1 trigger width, when value < 7 then width = 105 + Value*5 ns else width = Value*5ns
     \end{description}
   \item [0xA0C2] Multiplexers output select:
     \begin{description}
@@ -66,6 +66,7 @@ For all registers described in this subsection refer to the Fig.\ref{cts_logic}
      \item[Bit 6 -- 0] LVL1 trigger information(6 -- 0)
      \item[Bit 13 -- 8] LVL1 trigger information(13 -- 8)
     \end{description}
+  \item [0xA0E7 -- 0xA0E5] Large delays
 
 \end{description}