]> jspc29.x-matter.uni-frankfurt.de Git - daqdocu.git/commitdiff
anti/concidence logic cntrl update (bit 17-16 in CO)
authorhadaq <hadaq>
Fri, 30 Mar 2012 14:17:18 +0000 (14:17 +0000)
committerhadaq <hadaq>
Fri, 30 Mar 2012 14:17:18 +0000 (14:17 +0000)
cts.tex

diff --git a/cts.tex b/cts.tex
index 9d78ebdffc0ce622f2a2fa4a08b58cba52f65e26..3024fc91e694280fe574afdf9e5df081ae2afcc6 100644 (file)
--- a/cts.tex
+++ b/cts.tex
@@ -28,7 +28,7 @@ For all registers described in this subsection refer to the Fig.\ref{cts_logic}
      \item[Bit 10] Disable all triggers
      \item[Bit 14] Enable beam inhibit for generation of Shower trigger - look into beam inhibit signal settings register 0xA0D9
      \item[Bit 15] Enable beam inhibit to make system silent when there is no beam (only cal trigger are accepted) - look into beam inhibit signal settings register 0xA0DD
-     \item[Bit 16] Enable TOF/RPC multiplicity signals to be treated as a Start signal see  Fig.\ref{cts_logic}
+     \item[Bit 17--16] If 0 then only START is used for coincidence logic, if 1 then also VETO is used for anticoincidence, if 2 enable TOF/RPC multiplicity signals to be treated as a Start signal see  Fig.\ref{cts_logic}
      \item[Bit 23 -- 20] Set width for VETO signal used for anti coincidence logic - $value * 1.25\,ns$
      \item[Bit 28 -- 29] not used  
      \item[Bit 30] When set to '1' it generates RICH special APV trigger (double pulse on RICH connector) - edge sensitive 0 -> 1